TMS320VC5509AZAY Proċessuri u Kontrolluri tas-Sinjali Diġitali – DSP, DSC Proċessur tas-Sinjali Diġitali b'Punt Fiss 179-NFBGA -40 sa 85
♠ Deskrizzjoni tal-Prodott
Attribut tal-Prodott | Valur tal-Attribut |
Manifattur: | Strumenti tat-Texas |
Kategorija tal-Prodott: | Proċessuri u Kontrolluri tas-Sinjali Diġitali - DSP, DSC |
RoHS: | Dettalji |
Prodott: | DSPs |
Serje: | TMS320VC5509A |
Stil ta' Immuntar: | SMD/SMT |
Pakkett/Kaxxa: | NFBGA-179 |
Qalba: | Ċ55x |
Numru ta' Qlub: | Qalba waħda |
Frekwenza Massima tal-Arloġġ: | 200 MHz |
Memorja tal-Istruzzjoni tal-Cache L1: | - |
Memorja tad-Data tal-Cache L1: | - |
Daqs tal-Memorja tal-Programm: | 64 kB |
Daqs tar-RAM tad-Data: | 256 kB |
Vultaġġ tal-Provvista tat-Tħaddim: | 1.6 V |
Temperatura Minima tat-Tħaddim: | - 40°C |
Temperatura Massima tat-Tħaddim: | + 85°C |
Ippakkjar: | Trej |
Marka: | Strumenti tat-Texas |
Tip ta' Istruzzjoni: | Punt Fiss |
Tip ta' Interfaċċja: | I2C |
Sensittiv għall-Umdità: | Iva |
Tip ta' Prodott: | DSP - Proċessuri u Kontrolluri tas-Sinjali Diġitali |
Kwantità tal-Pakkett tal-Fabbrika: | 160 |
Sottokategorija: | Proċessuri u Kontrolluri Inkorporati |
Vultaġġ tal-Provvista - Massimu: | 1.65 V |
Vultaġġ tal-Provvista - Min: | 1.55 V |
Tajmers tal-Għassa: | Timer tal-Għassiesa |
♠ TMS320VC5509A Proċessur tas-Sinjali Diġitali b'Punt Fiss
Il-proċessur tas-sinjali diġitali (DSP) b'punt fiss TMS320VC5509A huwa bbażat fuq il-qalba tal-proċessur tas-CPU tal-ġenerazzjoni TMS320C55x DSP. L-arkitettura C55x™ DSP tikseb prestazzjoni għolja u enerġija baxxa permezz ta' paralleliżmu miżjud u fokus totali fuq it-tnaqqis fid-dissipazzjoni tal-enerġija. Is-CPU jappoġġja struttura interna tal-bus li hija magħmula minn bus wieħed tal-programm, tliet buses tal-qari tad-dejta, żewġ buses tal-kitba tad-dejta, u buses addizzjonali ddedikati għall-attività periferali u tad-DMA. Dawn il-buses jipprovdu l-abbiltà li jwettqu sa tliet qari tad-dejta u żewġ kitbiet tad-dejta f'ċiklu wieħed. B'mod parallel, il-kontrollur tad-DMA jista' jwettaq sa żewġ trasferimenti ta' dejta għal kull ċiklu indipendentement mill-attività tas-CPU.
Is-CPU C55x jipprovdi żewġ unitajiet ta' multiplikazzjoni-akkumulazzjoni (MAC), kull waħda kapaċi għal multiplikazzjoni ta' 17-bit x 17-bit f'ċiklu wieħed. Unità aritmetika/loġika (ALU) ċentrali ta' 40-bit hija appoġġjata minn ALU addizzjonali ta' 16-bit. L-użu tal-ALUs huwa taħt il-kontroll tas-sett ta' istruzzjonijiet, li jipprovdi l-abbiltà li jiġu ottimizzati l-attività parallela u l-konsum tal-enerġija. Dawn ir-riżorsi huma ġestiti fl-Unità tal-Indirizz (AU) u l-Unità tad-Data (DU) tas-CPU C55x.
Il-ġenerazzjoni C55x DSP tappoġġja sett ta' struzzjonijiet b'wisa' ta' byte varjabbli għal densità tal-kodiċi mtejba. L-Unità tal-Istruzzjoni (IU) twettaq fetches ta' programmi ta' 32-bit minn memorja interna jew esterna u tpoġġi l-istruzzjonijiet fil-kju għall-Unità tal-Programm (PU). L-Unità tal-Programm tiddekodifika l-istruzzjonijiet, tidderieġi l-kompiti lejn ir-riżorsi AU u DU, u timmaniġġja l-pipeline protett kompletament. Il-kapaċità ta' fergħat predittivi tevita t-tneħħija tal-pipeline waqt l-eżekuzzjoni ta' struzzjonijiet kondizzjonali.
Il-funzjonijiet ta' input u output għal skopijiet ġenerali u l-A/D ta' 10-bit jipprovdu biżżejjed pins għall-istatus, interruzzjonijiet, u bit I/O għal LCDs, tastieri, u interfaces tal-midja. L-interface parallela topera f'żewġ modi, jew bħala skjav għal mikrokontrollur bl-użu tal-port HPI jew bħala interface tal-midja parallela bl-użu tal-EMIF asinkronu. Il-midja serjali hija appoġġjata permezz ta' żewġ periferali MultiMedia Card/Secure Digital (MMC/SD) u tliet McBSPs.
Is-sett periferali 5509A jinkludi interface tal-memorja esterna (EMIF) li tipprovdi aċċess mingħajr kolla għal memorji asinkroniċi bħal EPROM u SRAM, kif ukoll għal memorji ta' veloċità għolja u densità għolja bħal DRAM sinkronika. Periferali addizzjonali jinkludu Universal Serial Bus (USB), arloġġ f'ħin reali, watchdog timer, I2C multi-master u interface slave. Tliet portijiet serjali buffered multikanal full-duplex (McBSPs) jipprovdu interface mingħajr kolla għal varjetà ta' apparati serjali standard tal-industrija, u komunikazzjoni multikanal b'sa 128 kanal attivat separatament. L-interface host-port enhanced (HPI) hija interface parallela ta' 16-bit użata biex tipprovdi aċċess lill-proċessur ospitanti għal 32K bytes ta' memorja interna fuq il-5509A. L-HPI jista' jiġi kkonfigurat jew f'modalità multiplexed jew mhux multiplexed biex jipprovdi interface mingħajr kolla għal varjetà wiesgħa ta' proċessuri ospitanti. Il-kontrollur tad-DMA jipprovdi moviment tad-dejta għal sitt kuntesti ta' kanali indipendenti mingħajr intervent tas-CPU, u jipprovdi throughput tad-DMA sa żewġ kelmiet ta' 16-bit għal kull ċiklu. Huma inklużi wkoll żewġ tajmers għal skopijiet ġenerali, sa tmien pinnijiet dedikati ta' I/O għal skopijiet ġenerali (GPIO), u ġenerazzjoni ta' arloġġ ta' linja msakkra bil-fażi diġitali (DPLL).
Il-5509A huwa appoġġjat mill-eXpressDSP™ rebbieħ tal-industrija, l-Integrated Development Environment (IDE) tal-Code Composer Studio™, id-DSP/BIOS™, l-istandard tal-algoritmu ta' Texas Instruments, u l-akbar netwerk ta' partijiet terzi fl-industrija. Il-Code Composer Studio IDE jinkludi għodod għall-ġenerazzjoni tal-kodiċi inkluż C Compiler u Visual Linker, simulatur, RTDX™, sewwieqa tal-apparat tal-emulazzjoni XDS510™, u moduli ta' evalwazzjoni. Il-5509A huwa appoġġjat ukoll mil-Librerija C55x DSP li tinkludi aktar minn 50 kernel tas-softwer fundamentali (filtri FIR, filtri IIR, FFTs, u diversi funzjonijiet matematiċi) kif ukoll libreriji ta' appoġġ għaċ-ċippa u l-bord.
Il-qalba tad-DSP TMS320C55x inħolqot b'arkitettura miftuħa li tippermetti ż-żieda ta' hardware speċifiku għall-applikazzjoni biex tingħata spinta lill-prestazzjoni fuq algoritmi speċifiċi. L-estensjonijiet tal-hardware fuq il-5509A jilħqu l-bilanċ perfett bejn il-prestazzjoni tal-funzjoni fissa u l-flessibbiltà programmabbli, filwaqt li jiksbu konsum baxx ta' enerġija, u spiża li tradizzjonalment kienet diffiċli biex tinstab fis-suq tal-proċessuri tal-vidjo. L-estensjonijiet jippermettu lill-5509A li jagħti prestazzjoni eċċezzjonali tal-codec tal-vidjo b'aktar minn nofs il-bandwidth tiegħu disponibbli biex iwettaq funzjonijiet addizzjonali bħall-konverżjoni tal-ispazju tal-kulur, operazzjonijiet tal-interface tal-utent, sigurtà, TCP/IP, rikonoxximent tal-vuċi, u konverżjoni minn test għal diskors. Bħala riżultat, DSP wieħed 5509A jista' jħaddem il-biċċa l-kbira tal-applikazzjonijiet tal-vidjo diġitali portabbli b'ispazju żejjed għall-ipproċessar. Għal aktar informazzjoni, ara r-Referenza tal-Programmatur tal-Estensjonijiet tal-Hardware TMS320C55x għal Applikazzjonijiet ta' Immaġni/Vidjo (numru tal-letteratura SPRU098). Għal aktar informazzjoni dwar l-użu tal-Librerija tal-Ipproċessar tal-Immaġini DSP, ara r-Referenza tal-Programmatur tal-Librerija tal-Ipproċessar tal-Immaġini/Vidjo TMS320C55x (numru tal-letteratura SPRU037).
• Proċessur tas-Sinjali Diġitali TMS320C55x™ b'Punt Fiss u Prestazzjoni Għolja, Konsum ta' Enerġija Baxxa
− Ħin taċ-Ċiklu tal-Istruzzjoni ta' 9.26-, 6.95-, 5-ns
− Rata tal-Arloġġ ta' 108-, 144-, 200-MHz
− Istruzzjoni/i waħda/tnejn eżegwiti għal kull Ċiklu
− Multiplikaturi Doppji [Sa 400 Miljun Multiplikazzjoni-Akkumulazzjoni kull Sekonda (MMACS)]
− Żewġ Unitajiet Aritmetiċi/Loġiċi (ALUs)
− Tliet Xarabanks Interni tal-Qari tad-Data/Operand u Żewġ Xarabanks Interni tal-Kitba tad-Data/Operand
• 128K x 16-Bit RAM On-Chip, Magħmula minn:
− 64K Bytes ta' RAM b'Aċċess Doppju (DARAM) 8 Blokki ta' 4K × 16-Bit
− 192K Bytes ta' RAM b'Aċċess Uniku (SARAM) 24 Blokk ta' 4K × 16-Bit
• 64K Bytes ta' ROM On-Chip ta' Stat ta' Stenna Waħda (32K × 16-Bit)
• Spazju ta' Memorja Esterna Indirizzabbli Massimu ta' 8M × 16-il Bit (DRAM Sinkronika)
• Memorja Esterna ta' 16-Bit b'Bus Parallel li Tappoġġja Jew:
− Interfaċċja tal-Memorja Esterna (EMIF) B'Kapaċitajiet GPIO u Interfaċċja Glueless għal:
− RAM Statika Asinkronika (SRAM)
− EPROM asinkroniku
− DRAM Sinkronika (SDRAM)
− Interfaċċja tal-Port Ospitanti Msaħħa Parallela ta' 16-il Bit (EHPI) b'Kapaċitajiet GPIO
• Kontroll Programmabbli ta' Enerġija Baxxa ta' Sitt Dominji Funzjonali tal-Apparat
• Loġika ta' Emulazzjoni bbażata fuq l-Iskennjar fuq iċ-Ċippa
• Periferali fuq iċ-Ċippa
− Żewġ Tajmers ta' 20-Bit
− Tajmer tal-Għassiesa
− Kontrollur tal-Aċċess Dirett għall-Memorja (DMA) b'Sitt Kanali
− Tliet Portijiet Serjali li Jappoġġjaw Taħlita ta':
− Sa 3 Portijiet Serjali Bufferjati b'ħafna kanali (McBSPs)
− Sa 2 Interfejsijiet ta' Karti Diġitali MultiMedia/Secure
− Ġeneratur tal-Arloġġ tal-Loop Loop Programmabbli bil-Fażi
− Seba' (LQFP) jew Tmien (BGA) Pinnijiet I/O għal Skop Ġenerali (GPIO) u Pin tal-Output għal Skop Ġenerali (XF)
− Port Skjav USB b'Veloċità Sħiħa (12 Mbps) li Jappoġġja Trasferimenti Bulk, Interrupt u Isochronous
− Interfaċċja Multi-Master u Slave taċ-Ċirkwit Inter-Integrat (I2C)
−Arloġġ f'Ħin Reali (RTC) B'Input tal-Kristall, Dominju tal-Arloġġ Separat, Provvista tal-Enerġija Separata
− Approssimazzjoni Suċċessiva ta' 10-Bit b'4 Kanali (BGA) jew 2 Kanali (LQFP) A/D
• Loġika tal-Iskennjar tal-Konfini tal-IEEE Std 1149.1† (JTAG)
• Pakketti:
− 144-Terminal b'Profil Baxx Quad Flatpack (LQFP) (Suffiss PGE)
− 179-Terminal MicroStar BGA™ (Ball Grid Array) (Suffiss GHH)
− MicroStar BGA™ mingħajr ċomb b'179-Terminal (Ball Grid Array) (Suffiss ZHH)
• 1.2-V Core (108 MHz), 2.7-V – 3.6-VI/Os
• 1.35-V Core (144 MHz), 2.7-V – 3.6-VI/Os
• 1.6-V Core (200 MHz), 2.7-V – 3.6-VI/Os
• Sistema ibrida, elettrika u tal-power train (EV/HEV)
– Sistema ta' ġestjoni tal-batterija (BMS)
– Ċarġer abbord
– Inverter tat-trazzjoni
– Konvertitur DC/DC
– Starter/ġeneratur