SPC5634MF2MLQ80 32-bit Mikrokontrolluri – MCU NXP 32-bit MCU, Power Arch qalba, 1.5MB Flash, 80MHz, -40/+125degC, Grad tal-Karozzi, QFP 144
♠ Deskrizzjoni tal-Prodott
Attribut tal-Prodott | Valur tal-Attribut |
Manifattur: | NXP |
Kategorija tal-Prodott: | Mikrokontrolluri 32-bit - MCU |
RoHS: | Dettalji |
Serje: | MPC5634M |
Stil tal-Immuntar: | SMD/SMT |
Pakkett/Każ: | LQFP-144 |
qalba: | e200z3 |
Daqs tal-Memorja tal-Programm: | 1.5 MB |
Daqs tad-Data RAM: | 94 kB |
Wisa' tad-Data Bus: | 32 bit |
Riżoluzzjoni ADC: | 2 x 8 bit/10 bit/12 bit |
Frekwenza Massima tal-Arloġġ: | 80 MHz |
Numru ta' I/Os: | 80 I/O |
Vultaġġ tal-Provvista - Min: | 1.14 V |
Vultaġġ tal-Provvista - Max: | 1.32 V |
Temperatura minima operattiva: | - 40 C |
Temperatura Operattiva Massima: | + 150 Ċ |
Kwalifikazzjoni: | AEC-Q100 |
Ippakkjar: | Trej |
Vultaġġ tal-Provvista Analogu: | 5.25 V |
Ditta: | Semikondutturi NXP |
Tip ta' RAM tad-Data: | SRAM |
Vultaġġ I/O: | 5.25 V |
Sensittivi għall-umdità: | Iva |
Prodott: | MCU |
Tip ta' Prodott: | Mikrokontrolluri 32-bit - MCU |
Tip ta' Memorja tal-Programm: | Flash |
Kwantità tal-Pakkett tal-Fabbrika: | 60 |
Sottokategorija: | Mikrokontrolluri - MCU |
Timers tal-Għassa: | Watchdog Timer |
Parti # Alias: | 935311091557 |
Piż tal-Unità: | 1.319 g |
♠ Mikrokontrolluri 32-bit - MCU
Dawn il-mikrokontrolluri tal-karozzi 32-bit huma familja ta 'apparati tas-sistema fuq ċippa (SoC) li fihom il-karatteristiċi kollha tal-familja MPC5500 u ħafna karatteristiċi ġodda flimkien ma' teknoloġija CMOS ta '90 nm ta' prestazzjoni għolja biex jipprovdu tnaqqis sostanzjali tal-ispiża għal kull karatteristika u sinifikanti. titjib fil-prestazzjoni.Il-qalba tal-proċessur ospitanti avvanzata u kosteffiċjenti ta 'din il-familja ta' kontrollur tal-karozzi hija mibnija fuq it-teknoloġija Power Architecture®.Din il-familja fiha titjib li jtejjeb l-adattament tal-arkitettura fl-applikazzjonijiet inkorporati, jinkludi appoġġ addizzjonali ta’ struzzjoni għall-ipproċessar tas-sinjali diġitali (DSP), tintegra teknoloġiji—bħal unità mtejba tal-proċessur tal-ħin, konvertitur imtejjeb fil-kju minn analogu għal diġitali, Controller Area Network, u sistema mtejba ta 'input-output modulari—li huma importanti għall-applikazzjonijiet tal-lum powertrain low-end.Din il-familja ta 'apparat hija estensjoni kompletament kompatibbli għall-familja MPC5500 ta' Freescale.L-apparat għandu livell wieħed ta 'ġerarkija tal-memorja li jikkonsisti sa 94 KB on-chip SRAM u sa 1.5 MB ta' memorja flash interna.L-apparat għandu wkoll interface tal-linja esterna (EBI) għal 'kalibrazzjoni'.Din l-interface tal-linja esterna ġiet iddisinjata biex tappoġġja ħafna mill-memorji standard użati mal-familji MPC5xx u MPC55xx.
• Parametri Operattivi
— Operazzjoni kompletament statika, 0 MHz– 80 MHz (flimkien ma' 2% modulazzjoni tal-frekwenza – 82 MHz)
— –40 ℃ sa 150 ℃ firxa operattiva tat-temperatura tal-junction
— Disinn ta 'enerġija baxxa
– Dissipazzjoni ta' enerġija inqas minn 400 mW (nominali)
– Iddisinjat għall-ġestjoni dinamika tal-enerġija tal-qalba u l-periferali
– Gting tal-arloġġ tal-periferali kkontrollat minn software
– Mod ta 'waqfien ta' enerġija baxxa, bl-arloġġi kollha mwaqqfa
— Fabbrikat fi proċess ta' 90 nm
— Loġika interna 1.2 V
— Provvista ta' enerġija waħda b'5.0 V -10%/+5% (4.5 V sa 5.25 V) b'regolatur intern biex tipprovdi 3.3 V u 1.2 V għall-qalba
— Pinnijiet tad-dħul u tal-ħruġ b'medda ta' 5.0 V -10%/+5% (4.5 V sa 5.25 V)
– 35%/65% VDDE CMOS swiċċ livelli (b'istereżi)
– Isteresi magħżula
– Kontroll tar-rata ta 'slew li jista' jintgħażel
— Nexus pins li jaħdmu b'provvista ta' 3.3 V
— Iddisinjat b'tekniki ta' tnaqqis ta' l-EMI
– Fażi msakkra loop
– Modulazzjoni tal-frekwenza tal-frekwenza tal-arloġġ tas-sistema
– Kapaċità tal-bypass fuq iċ-ċippa
– Ir-rata ta 'slew li tista' tagħżel u s-saħħa tas-sewqan
• Proċessur tal-qalba e200z335 ta 'prestazzjoni għolja
— 32-bit Power Architecture Book E mudell tal-programmatur
— Titjib ta' Kodifikazzjoni ta' Tul Varjabbli
– Jippermetti li s-sett ta' struzzjonijiet tal-Arkitettura tal-Enerġija jiġi kkodifikat b'mod fakultattiv fi struzzjonijiet imħallta ta' 16 u 32 bit
– Riżultati f'daqs iżgħar tal-kodiċi
— Ħarġa waħda, CPU konformi mat-teknoloġija tal-Arkitettura tal-Enerġija 32-bit
— Eżekuzzjoni fl-ordni u rtirar
— Immaniġġjar preċiż tal-eċċezzjonijiet
— Unità tal-ipproċessar tal-fergħat
– Addder dedikat għall-kalkolu tal-indirizz tal-fergħa
– Aċċelerazzjoni tal-fergħa bl-użu tal-Buffer tal-Istruzzjoni tal-Birch Lookahead
— Unità tat-tagħbija/taħżen
– Latenza tat-tagħbija b'ċiklu wieħed
– Kompletament pipelined
– Appoġġ ta’ Big u Little Endian
– Appoġġ għall-aċċess mhux allinjat
– Bżieżaq tal-pipeline bla tagħbija għall-użu
— Tnejn u tletin reġistru ta’ skop ġenerali (GPRs) ta’ 64 bit
— Unità ta' ġestjoni tal-memorja (MMU) b'buffer ta' ħarsa tal-ġenb tat-traduzzjoni kompletament assoċjattiva ta' 16-il entrata (TLB)
— Xarabank tal-istruzzjoni separata u xarabank tat-tagħbija/taħżen
— Appoġġ ta' interruzzjoni b'vettur
— Latenza tal-interruzzjoni < 120 ns @ 80 MHz (imkejla mit-talba tal-interruzzjoni sal-eżekuzzjoni tal-ewwel istruzzjoni tal-handler tal-eċċezzjoni tal-interruzzjoni)