Mikrokontrolluri SPC5634MF2MLQ80 ta' 32-bit – MCU NXP MCU ta' 32-bit, qalba Power Arch, Flash ta' 1.5MB, 80MHz, -40/+125degC, Grad Awtomotiv, QFP 144
♠ Deskrizzjoni tal-Prodott
Attribut tal-Prodott | Valur tal-Attribut |
Manifattur: | NXP |
Kategorija tal-Prodott: | Mikrokontrolluri ta' 32-bit - MCU |
RoHS: | Dettalji |
Serje: | MPC5634M |
Stil ta' Immuntar: | SMD/SMT |
Pakkett/Kaxxa: | LQFP-144 |
Qalba: | e200z3 |
Daqs tal-Memorja tal-Programm: | 1.5 MB |
Daqs tar-RAM tad-Data: | 94 kB |
Wisa' tal-Bus tad-Data: | 32 bit |
Riżoluzzjoni tal-ADC: | 2 x 8 bit/10 bit/12 bit |
Frekwenza Massima tal-Arloġġ: | 80 MHz |
Numru ta' I/Os: | 80 I/O |
Vultaġġ tal-Provvista - Min: | 1.14 V |
Vultaġġ tal-Provvista - Massimu: | 1.32 V |
Temperatura Minima tat-Tħaddim: | - 40°C |
Temperatura Massima tat-Tħaddim: | + 150°C |
Kwalifika: | AEC-Q100 |
Ippakkjar: | Trej |
Vultaġġ tal-Provvista Analogu: | 5.25 V |
Marka: | Semikondutturi NXP |
Tip ta' RAM tad-Data: | SRAM |
Vultaġġ tal-I/O: | 5.25 V |
Sensittiv għall-Umdità: | Iva |
Prodott: | MCU |
Tip ta' Prodott: | Mikrokontrolluri ta' 32-bit - MCU |
Tip ta' Memorja tal-Programm: | Flash |
Kwantità tal-Pakkett tal-Fabbrika: | 60 |
Sottokategorija: | Mikrokontrolluri - MCU |
Tajmers tal-Għassa: | Timer tal-Għassiesa |
Numru tal-Parti Alias: | 935311091557 |
Piż tal-Unità: | 1.319 gramma |
♠ Mikrokontrolluri ta' 32-bit - MCU
Dawn il-mikrokontrolluri tal-karozzi ta' 32-bit huma familja ta' apparati system-on-chip (SoC) li fihom il-karatteristiċi kollha tal-familja MPC5500 u ħafna karatteristiċi ġodda flimkien mat-teknoloġija CMOS ta' 90 nm ta' prestazzjoni għolja biex jipprovdu tnaqqis sostanzjali fl-ispiża għal kull karatteristika u titjib sinifikanti fil-prestazzjoni. Il-qalba tal-proċessur ospitanti avvanzata u kosteffiċjenti ta' din il-familja ta' kontrolluri tal-karozzi hija mibnija fuq it-teknoloġija Power Architecture®. Din il-familja fiha titjib li jtejjeb l-adattament tal-arkitettura f'applikazzjonijiet integrati, tinkludi appoġġ addizzjonali għall-istruzzjonijiet għall-ipproċessar tas-sinjali diġitali (DSP), tintegra teknoloġiji—bħal unità ta' proċessur tal-ħin imtejba, konvertitur analogu-diġitali mtejjeb fil-kju, Controller Area Network, u sistema modulari ta' input-output imtejba—li huma importanti għall-applikazzjonijiet tal-powertrain tal-lum ta' livell aktar baxx. Din il-familja ta' apparati hija estensjoni kompletament kompatibbli mal-familja MPC5500 ta' Freescale. L-apparat għandu livell wieħed ta' ġerarkija tal-memorja li tikkonsisti f'sa 94 KB SRAM on-chip u sa 1.5 MB ta' memorja flash interna. L-apparat għandu wkoll interface tal-bus esterna (EBI) għall-'kalibrazzjoni'. Din l-interfaċċja tal-bus esterna ġiet iddisinjata biex tappoġġja l-biċċa l-kbira tal-memorji standard użati mal-familji MPC5xx u MPC55xx.
• Parametri Operattivi
— Tħaddim kompletament statiku, 0 MHz– 80 MHz (flimkien ma' 2% modulazzjoni tal-frekwenza – 82 MHz)
— Firxa tat-temperatura operattiva tal-ġonta minn –40 ℃ sa 150 ℃
— Disinn ta' enerġija baxxa
– Dissipazzjoni tal-qawwa inqas minn 400 mW (nominali)
– Iddisinjat għall-ġestjoni dinamika tal-enerġija tal-qalba u l-periferali
– Kontroll tas-softwer tal-arloġġ tal-periferali
– Modalità ta' waqfien b'konsum baxx ta' enerġija, bl-arloġġi kollha waqfin
— Fabbrikat fi proċess ta' 90 nm
— Loġika interna ta' 1.2 V
— Provvista ta' enerġija waħda b'5.0 V -10%/+5% (4.5 V sa 5.25 V) b'regolatur intern biex jipprovdi 3.3 V u 1.2 V għall-qalba
— Pinnijiet tad-dħul u tal-ħruġ b'firxa ta' 5.0 V -10%/+5% (4.5 V sa 5.25 V)
– Livelli tas-swiċċ CMOS VDDE 35%/65% (b'isteresi)
– Isteresi li tista' tintgħażel
– Kontroll tar-rata ta' tibdil li tista' tintgħażel
— Pinnijiet Nexus imħaddma b'provvista ta' 3.3 V
— Iddisinjat b'tekniki ta' tnaqqis tal-EMI
– Ċirkwit imsakkar fil-fażi
– Modulazzjoni tal-frekwenza tal-frekwenza tal-arloġġ tas-sistema
– Kapaċità ta' bypass fuq iċ-ċippa
– Rata ta' slew u saħħa tas-sewqan li jistgħu jintgħażlu
• Proċessur ewlieni e200z335 ta' prestazzjoni għolja
— Mudell tal-programmatur tal-Arkitettura tal-Enerġija ta' 32-bit Ktieb E
— Titjib fil-Kodifikazzjoni tat-Tul Varjabbli
– Jippermetti li s-sett ta' struzzjonijiet tal-Arkitettura tal-Enerġija jiġi kkodifikat b'mod fakultattiv f'struzzjonijiet imħallta ta' 16 u 32-bit
– Jirriżulta f'kodiċi iżgħar
— CPU konformi mat-teknoloġija Power Architecture ta' 32-bit b'ħarġa waħda
— Eżekuzzjoni u rtirar skont l-ordni
— Immaniġġjar preċiż tal-eċċezzjonijiet
— Unità tal-ipproċessar tal-fergħa
– Additur dedikat għall-kalkolu tal-indirizz tal-fergħa
– Aċċelerazzjoni tal-fergħa bl-użu tal-Buffer tal-Istruzzjonijiet Branch Lookahead
— Unità tat-tagħbija/ħażna
– Latenza tat-tagħbija ta' ċiklu wieħed
– Kompletament immexxi
– Appoġġ Big u Little Endian
– Appoġġ għall-aċċess mhux allinjat
– Bżieżaq tal-pipeline żero-tagħbija-għall-użu
— Tnejn u tletin reġistru ta' skop ġenerali ta' 64-bit (GPRs)
— Unità tal-ġestjoni tal-memorja (MMU) b'buffer ta' 16-il entrata li jneħħi t-traduzzjoni kompletament assoċjattiva (TLB)
— Xarabank tal-istruzzjonijiet separat u xarabank tat-tagħbija/ħażna
— Appoġġ ta' interruzzjoni vettorjali
— Latenza tal-interruzzjoni < 120 ns @ 80 MHz (imkejla mit-talba għall-interruzzjoni sal-eżekuzzjoni tal-ewwel istruzzjoni tal-maniġer tal-eċċezzjonijiet tal-interruzzjoni)