SPC5605BK0VLL6 Mikrokontrolluri 32-bit – MCU BOLERO 1M Cu WIRE
♠ Deskrizzjoni tal-Prodott
Attribut tal-Prodott | Valur tal-Attribut |
Manifattur: | NXP |
Kategorija tal-Prodott: | Mikrokontrolluri 32-bit - MCU |
RoHS: | Dettalji |
Serje: | MPC5605B |
Stil tal-Immuntar: | SMD/SMT |
Pakkett/Każ: | LQFP-100 |
qalba: | e200z0 |
Daqs tal-Memorja tal-Programm: | 768 kB |
Daqs tad-Data RAM: | 64 kB |
Wisa' tad-Data Bus: | 32 bit |
Riżoluzzjoni ADC: | 10 bit, 12 bit |
Frekwenza Massima tal-Arloġġ: | 64 MHz |
Numru ta' I/Os: | 77 I/O |
Vultaġġ tal-Provvista - Min: | 3 V |
Vultaġġ tal-Provvista - Max: | 5.5 V |
Temperatura minima operattiva: | - 40 C |
Temperatura Operattiva Massima: | + 105 Ċ |
Kwalifikazzjoni: | AEC-Q100 |
Ippakkjar: | Trej |
Ditta: | Semikondutturi NXP |
Tip ta' RAM tad-Data: | SRAM |
Tip ta' Interface: | CAN, I2C, LIN, SPI |
Sensittivi għall-umdità: | Iva |
Serje tal-proċessuri: | MPC560xB |
Prodott: | MCU |
Tip ta' Prodott: | Mikrokontrolluri 32-bit - MCU |
Tip ta' Memorja tal-Programm: | Flash |
Kwantità tal-Pakkett tal-Fabbrika: | 90 |
Sottokategorija: | Mikrokontrolluri - MCU |
Timers tal-Għassa: | Watchdog Timer |
Parti # Alias: | 935325828557 |
Piż tal-Unità: | 0.024170 oz |
♠MPC5607B Folja tad-Data tal-Mikrokontrollur
Din il-familja ta 'mikrokontrolluri ta' 32-bit system-on-chip (SoC) hija l-aħħar kisba fil-kontrolluri tal-applikazzjoni tal-karozzi integrati.Jappartjeni għal familja li qed tespandi ta 'prodotti ffokati fuq il-karozzi ddisinjati biex jindirizzaw il-mewġa li jmiss ta' applikazzjonijiet tal-elettronika tal-ġisem fi ħdan il-vettura.
Il-qalba tal-proċessur ospitanti e200z0h avvanzata u kosteffiċjenti ta 'din il-familja ta' kontrollur tal-karozzi tikkonforma mat-teknoloġija tal-Arkitettura tal-Enerġija u timplimenta biss l-APU (Unità tal-Proċessur Awżiljarju) tal-VLE (kodifikazzjoni ta 'tul varjabbli), li tipprovdi densità ta' kodiċi mtejba.Jopera b'veloċitajiet sa 64 MHz u joffri proċessar ta 'prestazzjoni għolja ottimizzat għal konsum baxx ta' enerġija.Hija tikkapitalizza fuq l-infrastruttura ta 'żvilupp disponibbli tal-apparati attwali tal-Arkitettura tal-Enerġija u hija appoġġjata b'sewwieqa tas-softwer, sistemi operattivi u kodiċi ta' konfigurazzjoni biex tgħin fl-implimentazzjonijiet tal-utenti.
• Ħarġa waħda, kumpless tal-qalba tas-CPU ta' 32 bit (e200z0h)
— Konformi mal-kategorija inkorporata tat-teknoloġija Power Architecture®
— Sett ta' struzzjonijiet imtejjeb li jippermetti kodifikazzjoni ta' tul varjabbli (VLE) għat-tnaqqis tal-footprint tad-daqs tal-kodiċi.Bl-kodifikazzjoni mhux obbligatorja ta 'struzzjonijiet imħallta ta' 16-il bit u 32-bit, huwa possibbli li jinkiseb tnaqqis sinifikanti fil-footprint tad-daqs tal-kodiċi.
•Sa 1.5 MB on-chip code flash memory appoġġjati bil-kontrollur tal-memorja flash
• 64 (4 × 16) KB memorja flash tad-data fuq iċ-ċippa b'ECC
• Sa 96 KB on-chip SRAM
• Unità ta' protezzjoni tal-memorja (MPU) bi 8 deskritturi ta' reġjun u granularità ta' reġjun ta' 32 byte fuq ċerti membri tal-familja (Irreferi għat-Tabella 1 għad-dettalji.)
• Kontrollur tal-interruzzjoni (INTC) kapaċi jimmaniġġa 204 sorsi ta' interruzzjoni ta' prijorità magħżula
• Frequency modulated phase-locked loop (FMPLL)
• Arkitettura tal-iswiċċ tal-crossbar għal aċċess konkorrenti għall-periferali, Flash, jew RAM minn bus masters multipli
• Kontrollur eDMA ta '16-il kanal b'sorsi multipli ta' talba ta 'trasferiment bl-użu ta' multiplexer DMA
• Boot assist module (BAM) jappoġġja l-ipprogrammar tal-Flash intern permezz ta' konnessjoni serjali (CAN jew SCI)
• It-tajmer jappoġġja kanali I/O li jipprovdu firxa ta’ funzjonijiet ta’ qbid ta’ input ta’ 16-il bit, paragun tal-output, u funzjonijiet ta’ modulazzjoni tal-wisa’ tal-polz (eMIOS)
• 2 konvertituri analog-to-diġitali (ADC): wieħed 10-bit u wieħed 12-bit
• Cross Trigger Unit biex tippermetti s-sinkronizzazzjoni tal-konverżjonijiet tal-ADC b'avveniment ta' timer mill-eMIOS jew PIT
• Sa 6 moduli serial peripheral interface (DSPI).
• Sa 10 moduli ta 'interface ta' komunikazzjoni serjali (LINFlex).
• Sa 6 moduli sħaħ imsaħħa CAN (FlexCAN) b'buffers konfigurabbli
• Modulu ta 'interface ta' ċirkwit inter-integrat (I2C).
• Sa 149 pinn ta' skop ġenerali konfigurabbli li jappoġġjaw operazzjonijiet ta' input u output (dipendenti mill-pakkett)
• Counter f'ħin reali (RTC)
• Sors ta' l-arloġġ minn oxxillatur intern ta' 128 kHz jew 16 MHz li jappoġġja wakeup awtonomu b'riżoluzzjoni ta' 1 ms b'timeout massimu ta' 2 sekondi
• Appoġġ mhux obbligatorju għall-RTC b'sors ta' arloġġ minn oxxillatur tal-kristall estern ta' 32 kHz, li jappoġġja wakeup b'riżoluzzjoni ta' 1 sek u timeout massimu ta' siegħa
• Sa 8 timers ta' interruzzjoni perjodika (PIT) b'riżoluzzjoni tal-kontro 32-bit
• Interface ta' żvilupp Nexus (NDI) għal IEEE-ISTO 5001-2003 Klassi Żewġ Plus
• Ittestjar tal-iskannjar tal-konfini tal-apparat/bord appoġġjat skont il-Joint Test Action Group (JTAG) tal-IEEE (IEEE 1149.1)
• Regolatur tal-vultaġġ fuq iċ-ċippa (VREG) għar-regolazzjoni tal-provvista tal-input għal-livelli interni kollha