Mikrokontrolluri SPC5605BK0VLL6 ta' 32-bit – MCU BOLERO 1M Wajer Cu
♠ Deskrizzjoni tal-Prodott
Attribut tal-Prodott | Valur tal-Attribut |
Manifattur: | NXP |
Kategorija tal-Prodott: | Mikrokontrolluri ta' 32-bit - MCU |
RoHS: | Dettalji |
Serje: | MPC5605B |
Stil ta' Immuntar: | SMD/SMT |
Pakkett / Kaxxa: | LQFP-100 |
Qalba: | e200z0 |
Daqs tal-Memorja tal-Programm: | 768 kB |
Daqs tar-RAM tad-Data: | 64 kB |
Wisa' tal-Bus tad-Data: | 32 bit |
Riżoluzzjoni tal-ADC: | 10 bit, 12-il bit |
Frekwenza Massima tal-Arloġġ: | 64 MHz |
Numru ta' I/Os: | 77 I/O |
Vultaġġ tal-Provvista - Min: | 3 V |
Vultaġġ tal-Provvista - Massimu: | 5.5 V |
Temperatura Minima tat-Tħaddim: | - 40°C |
Temperatura Massima tat-Tħaddim: | + 105°C |
Kwalifika: | AEC-Q100 |
Ippakkjar: | Trej |
Marka: | Semikondutturi NXP |
Tip ta' RAM tad-Data: | SRAM |
Tip ta' Interfaċċja: | JISTA', I2C, LIN, SPI |
Sensittiv għall-Umdità: | Iva |
Serje tal-Proċessur: | MPC560xB |
Prodott: | MCU |
Tip ta' Prodott: | Mikrokontrolluri ta' 32-bit - MCU |
Tip ta' Memorja tal-Programm: | Flash |
Kwantità tal-Pakkett tal-Fabbrika: | 90 |
Sottokategorija: | Mikrokontrolluri - MCU |
Tajmers tal-Għassa: | Timer tal-Għassiesa |
Numru tal-Parti Alias: | 935325828557 |
Piż tal-Unità: | 0.024170 oz |
♠Skeda tad-Data tal-Mikrokontrollur MPC5607B
Din il-familja ta' mikrokontrolluri system-on-chip (SoC) ta' 32-bit hija l-aħħar kisba fil-kontrolluri integrati tal-applikazzjonijiet tal-karozzi. Tappartjeni għal familja li qed tespandi ta' prodotti ffukati fuq il-karozzi ddisinjati biex jindirizzaw il-mewġa li jmiss ta' applikazzjonijiet elettroniċi tal-karozzerija fil-vettura.
Il-qalba tal-proċessur ospitanti e200z0h avvanzata u kosteffiċjenti ta' din il-familja ta' kontrolluri tal-karozzi tikkonforma mat-teknoloġija Power Architecture u timplimenta biss l-APU (Auxiliary Processor Unit) VLE (variable-length encoding), li tipprovdi densità tal-kodiċi mtejba. Topera b'veloċitajiet sa 64 MHz u toffri pproċessar ta' prestazzjoni għolja ottimizzat għal konsum baxx ta' enerġija. Tikkapitalizza fuq l-infrastruttura ta' żvilupp disponibbli tal-apparati Power Architecture attwali u hija appoġġjata b'sewwieqa tas-softwer, sistemi operattivi u kodiċi ta' konfigurazzjoni biex tassisti fl-implimentazzjonijiet tal-utenti.
• Problema waħda, kumpless ċentrali tas-CPU ta' 32-bit (e200z0h)
— Konformi mal-kategorija integrata tat-teknoloġija Power Architecture®
— Sett ta' struzzjonijiet imtejjeb li jippermetti kodifikazzjoni ta' tul varjabbli (VLE) għat-tnaqqis tal-marka tad-daqs tal-kodiċi. Bil-kodifikazzjoni fakultattiva ta' struzzjonijiet imħallta ta' 16-il bit u 32 bit, huwa possibbli li jinkiseb tnaqqis sinifikanti fid-daqs tal-marka tal-kodiċi.
• Sa 1.5 MB ta' memorja flash tal-kodiċi on-chip appoġġjata mill-kontrollur tal-memorja flash
• Memorja flash tad-dejta on-chip ta' 64 (4 × 16) KB b'ECC
• Sa 96 KB SRAM fuq iċ-ċippa
• Unità tal-protezzjoni tal-memorja (MPU) bi 8 deskritturi tar-reġjun u granularità tar-reġjun ta' 32 byte fuq ċerti membri tal-familja (Irreferi għat-Tabella 1 għad-dettalji.)
• Kontrollur tal-interruzzjoni (INTC) kapaċi jimmaniġġja 204 sors ta' interruzzjoni bi prijorità li tista' tintgħażel
• Ċirkwit imsakkar bil-fażi modulat bil-frekwenza (FMPLL)
• Arkitettura tas-swiċċ crossbar għal aċċess konkorrenti għal periferali, Flash, jew RAM minn diversi bus masters
• Kontrollur eDMA ta' 16-il kanal b'sorsi multipli ta' talba għal trasferiment bl-użu ta' multiplexer DMA
• Il-modulu ta' assistenza għall-ibbutjar (BAM) jappoġġja l-ipprogrammar intern tal-Flash permezz ta' link serjali (CAN jew SCI)
• It-tajmer jappoġġja kanali I/O li jipprovdu firxa ta' funzjonijiet ta' qbid ta' input ta' 16-bit, tqabbil tal-output, u modulazzjoni tal-wisa' tal-polz (eMIOS)
• 2 konvertituri analogu-diġitali (ADC): wieħed ta' 10-bit u wieħed ta' 12-bit
• Unità Cross Trigger biex tippermetti s-sinkronizzazzjoni tal-konverżjonijiet tal-ADC ma' avveniment ta' timer mill-eMIOS jew il-PIT
• Sa 6 moduli ta' interfaċċja periferali serjali (DSPI)
• Sa 10 moduli ta' interfaċċja ta' komunikazzjoni serjali (LINFlex)
• Sa 6 moduli CAN sħaħ imtejba (FlexCAN) b'buffers konfigurabbli
• Modulu ta' interfaċċja ta' ċirkwit interintegrat wieħed (I2C)
• Sa 149 pin konfigurabbli għal skopijiet ġenerali li jappoġġjaw operazzjonijiet ta' input u output (jiddependi mill-pakkett)
• Kontatur f'Ħin Reali (RTC)
• Sors tal-arloġġ minn oxxillatur intern ta' 128 kHz jew 16 MHz li jappoġġja qawmien awtonomu b'riżoluzzjoni ta' 1 ms b'timeout massimu ta' 2 sekondi
• Appoġġ fakultattiv għal RTC b'sors tal-arloġġ minn oxxillatur tal-kristall estern ta' 32 kHz, li jappoġġja l-qawmien b'riżoluzzjoni ta' sekonda u timeout massimu ta' siegħa
• Sa 8 tajmers ta' interruzzjoni perjodiċi (PIT) b'riżoluzzjoni tal-counter ta' 32-bit
• Interfaċċja tal-iżvilupp Nexus (NDI) skont l-IEEE-ISTO 5001-2003 Klassi Tnejn Plus
• Ittestjar tal-iskannjar tal-konfini tal-apparat/bord appoġġjat skont il-Grupp ta' Azzjoni Konġunta għat-Testijiet (JTAG) tal-IEEE (IEEE 1149.1)
• Regolatur tal-vultaġġ on-chip (VREG) għar-regolazzjoni tal-provvista tad-dħul għal-livelli interni kollha