LCMXO1200C-4TN144C FPGA – Qasam Programable Gate Array 1200 LUTs 113 IO 1.8 /2.5/3.3V -4 Spd
♠ Deskrizzjoni tal-Prodott
Attribut tal-Prodott | Valur tal-Attribut |
Manifattur: | Kannizzata |
Kategorija tal-Prodott: | FPGA - Qasam Programable Gate Array |
RoHS: | Dettalji |
Serje: | LCMXO1200C |
Numru ta' Elementi Loġiċi: | 1200 LE |
Numru ta' I/Os: | 113 I/O |
Vultaġġ tal-Provvista - Min: | 1.71 V |
Vultaġġ tal-Provvista - Max: | 3.465 V |
Temperatura minima operattiva: | 0 C |
Temperatura Operattiva Massima: | + 85 Ċ |
Rata tad-Data: | - |
Numru ta' Transceivers: | - |
Stil tal-Immuntar: | SMD/SMT |
Pakkett/Każ: | TQFP-144 |
Ippakkjar: | Trej |
Ditta: | Kannizzata |
RAM distribwit: | 6.4 kbit |
Blokk Inkorporat RAM - EBR: | 9.2 kbit |
Għoli: | 1.4 mm |
Tul: | 20 mm |
Frekwenza Operattiva Massima: | 550 MHz |
Sensittivi għall-umdità: | Iva |
Numru ta' Blokki ta' Array Loġiċi - LABs: | 150 LAB |
Kurrent tal-Provvista Operattiva: | 21 mA |
Vultaġġ tal-Provvista Operattiv: | 1.8 V/2.5 V/3.3 V |
Tip ta' Prodott: | FPGA - Qasam Programable Gate Array |
Kwantità tal-Pakkett tal-Fabbrika: | 60 |
Sottokategorija: | ICs Loġiċi programmabbli |
Memorja Totali: | 15.6 kbit |
Wisa': | 20 mm |
Piż tal-Unità: | 1.319 g |
Mhux volatili, Infinitament Rikonfigurabbli
• Instant-on – tixgħel f'mikrosekondi
• Ċippa waħda, l-ebda memorja ta 'konfigurazzjoni esterna meħtieġa
• Sigurtà tad-disinn eċċellenti, l-ebda nixxiegħa tal-bit biex jinterċettaw
• Ikkonfigura mill-ġdid il-loġika bbażata fuq SRAM f'millisekondi
• SRAM u memorja mhux volatili programmabbli permezz tal-port JTAG
• Jappoġġja l-ipprogrammar fl-isfond ta 'memorja mhux volatili
Modalità Sleep
• Jippermetti sa 100x tnaqqis tal-kurrent statiku
Rikonfigurazzjoni TransFR™ (TFR)
• Aġġornament tal-loġika fil-qasam waqt li s-sistema topera
I/O Għoli għal Densità Loġika
• 256 sa 2280 LUT4s
• 73 sa 271 I/O b'għażliet ta' pakketti estensivi
• Migrazzjoni tad-densità appoġġjata
• Ippakkjar bla ċomb/konformi RoHS
Memorja Inkorporata u Mqassma
• Sa 27.6 Kbits sysMEM™ Embedded Block RAM
• Sa 7.7 Kbits RAM distribwita
• Loġika ta' kontroll FIFO ddedikata
I/O Buffer flessibbli
• Il-buffer sysIO™ programmabbli jappoġġja firxa wiesgħa ta' interfaces:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLs
• Sa żewġ PLLs analogi għal kull apparat
• Arloġġ immoltiplika, jaqsam, u bidla fil-fażi
Appoġġ fil-Livell tas-Sistema
• IEEE Standard 1149.1 Boundary Scan
• Oxxillatur abbord
• L-apparati joperaw b'provvista ta 'enerġija ta' 3.3V, 2.5V, 1.8V jew 1.2V
• IEEE 1532 konformi fis-sistema programmazzjoni